## 컴퓨터공학실험 2 13 주차 결과보고서

전공: 컴퓨터공학과 학년: 2 학번: 20191559 이름: 강상원

1. 4-bit Shift Register의 결과 및 Simulation 과정에 대해서 설명하시오.

(verliog source, 출력 예시, 과정 상세히 적을 것!)

Shift Register는 단일 데이터가 register를 거쳐 다수의 출력으로 나타내지는 구조이다. 데이터가 입력되면 clock이 변화할 때까지 기다렸다가 rising edge(descending edge)가 관측되면 데이터를 q0으로 출력한다. 두 번째 clock에서 새로운 입력이 q0으로 출력되고 q0에 저장되어 있던 데이터는 q1으로 출력된다. 따라서 clock이 발생하지 않는 동안에는 입력되었던 데이터를 유지시켜 준다. 대표적인 경우의 4-bit Shift register의 진리표는 다음과 같다.

|   | OUTPUTS |    |    |    |  |  |
|---|---------|----|----|----|--|--|
|   | P0      | P1 | P2 | P3 |  |  |
| 0 | L       | L  | L  | L  |  |  |
| 1 | Н       | L  | L  | L  |  |  |
| 2 | L       | Н  | L  | L  |  |  |
| 3 | L       | L  | Н  | L  |  |  |
| 4 | L       | L  | L  | Н  |  |  |
| 5 | L       | L  | L  | L  |  |  |

4-bit Shift Register는 다음과 같이 표현될 수 있다.



Figure of Shift-right register (a) using D flip-flops, (b) using J-K flip-flops.

이 중 JK Flip-Flop을 이용한 구현을 하고자 한다. 보이는 바와 같은 구조를 코드로 작성한다.

```
`timescale 1ns / 1ps
2
3 ⊝ module four_shr(
4
        input clk,
5
        output wire [3:0] q
6
        );
7
8
        wire[3:0] qc;
9
        wire[3:0] tmpq;
0
        wire[6:0] tmpwire;
1
        jk_{ff} b1(1'b_{1},1'b_{0},clk,q[0], qc[0]);
2
        jk_ff b2(q[0], qc[0], clk, q[1], qc[1]);
3
        jk_ff b3(q[1], qc[1], clk, q[2], qc[2]);
        jk_ff b4(q[2], qc[2], clk, q[3], qc[3]);
4
5 🖒
       endmodule
17  module jk_ff(
18
          input j, k, clk,
19 ;
          output reg q, qc
20 : );
21 🖨
          initial begin
22 ¦
              q=0;
23 ;
              qc=1;
24 🖒
          end
25 🖨
          always@(negedge clk)begin
              if(j==0\&k==0) begin
26 🖨
27 ¦
                  q<=q;
                  qc<=qc;
28
29 🖒
              end
              if(j==0\&k==1) begin
30 🖨
                  q=0;
31
                  qc=1;
32
33 🚖
              end
34 🖨
              if(j==1\&\&k==0) begin
35
                  q=1;
                  qc=0;
36 ¦
37 🗀
              end
38 🖨
              if(j==1&&k==1)begin
39
                  q<=qc;
40
                  qc<=q;
41 🖒
              end
42 🖳
          end
43 ♠ endmodule
44
```

JK Flip-Flop 4개가 연속으로 연결된 모양으로서 clk(clock) 값이 변화할 때 shift가 일어나게 된다. 이에 따른 testbench code는 다음과 같다.

```
`timescale 1ns / 1ps
 3 ⇔ module four_shr_tb;
 4 | reg clk; wire [3:0] q;
 6 //four_shr connect(clk, q);
 7 | four_shr u_four_shr(
 8 ;
        .clk(clk),
9 :
        .q(q)
10 : );
11
12
13 \div initial clk = 1'b0;
14
15 always clk = #50 ~clk;
16
17 🕏 initial begin
        #500
18
        $finish:
19
20 🖒 end
21
22 🖕 endmodule
```

Design source, testbench code에 따른 시뮬레이션 결과는 다음과 같다.



## 2. 4-bit Ring Register의 결과 및 Simulation 과정에 대해서 설명하시오.

## (verliog source, 출력 예시, 과정 상세히 적을 것!)

Ring Counter는 입력되었던 데이터가 전체적으로 회전하는 구조의 shift register이다. 따라서 다음 그림과 같이 마지막 Flip-Flop의 출력이 다시 맨 처음 Flip-Flop의 입력으로 연결되어 있다.



4-bit Ring Counter의 대표적인 형태의 진리표는 다음과 같다.

|   | OUTPUTS |    |    |    |  |  |  |
|---|---------|----|----|----|--|--|--|
|   | P0      | P1 | P2 | P3 |  |  |  |
| 0 | Н       | L  | L  | L  |  |  |  |
| 1 | L       | Н  | L  | L  |  |  |  |
| 2 | L       | L  | Н  | L  |  |  |  |
| 3 | L       | L  | L  | Н  |  |  |  |
| 4 | Н       | L  | L  | L  |  |  |  |
| 5 | L       | Н  | L  | L  |  |  |  |
| 6 | L       | L  | Н  | L  |  |  |  |
| 7 | L       | L  | L  | Н  |  |  |  |

Design Source는 다음과 같다. (다음 쪽)

```
`timescale 1ns / 1ps
2
3 ⊜ module ring_counter(
         clk,
         rst,
6
         count_out
         );
8
         input clk;
         input rst;
9
10
         output [3:0] count_out;
11
         reg [3:0] count_temp;
12
13 🖨
         always @(posedge(clk),rst)
         begin
14 ⊝
15 🖨
             if(rst == 1'b1) begin
                 count_{temp} = 4'b0001;
16 ¦
17 🖒
             else if(clk == 1'b1) begin
18 🖨
                 count_temp = {count_temp[2:0],count_temp[3]};
19 ;
20 🖒
                 end
21 🖒
22
         assign count_out = count_temp;
23 🖒 endmodule
```

이에 따른 test bench code는 다음과 같다.

```
`timescale 1ns / 1ps
2
3 → module tb_ring;
         reg clk, rst;
5
         wire [3:0] count_out;
6
         ring_counter uut (
 7
             .clk(clk),
8
             .rst(rst),
9
             .count_out(count_out)
         );
10
         initial clk = 0;
11
         always #10 clk = \sim clk;
12
         initial begin
13 🖨
             rst = 1;
14
15
             #50;
             rst = 0;
16 ¦
         end
17 🚖
18 △ endmodule
```

clk(clock)을 10마다 전환하고, rst(reset)은 처음부터 50까지 신호를 주어 보았다.

시뮬레이션 결과는 아래와 같다.(다음 쪽)



작성하였던 진리표와 동일하게 나옴을 확인할 수 있다.

## 3. 4-bit Up/Down counter의 결과 및 Simulation 과정에 대해서 설명하시오. (verliog source, 출력 예시, 과정 상세히 적을 것!)

Up/Down counter는 입력값에 따라 up, down을 수행한다. 일례로 1이 입력되었을 때 up, 0이 입력되었을 때 down이 수행된다. 진리표 예시는 다음과 같다.

| BEFORE |    |    | 11.a /DOWN | AFTER   |     |     |     |     |
|--------|----|----|------------|---------|-----|-----|-----|-----|
| P0     | P1 | P2 | P3         | Up/DOWN | P0' | P1' | P2' | P3' |
| 0      | 0  | 0  | 0          | 1       | 0   | 0   | 0   | 1   |
| 0      | 0  | 0  | 1          | 1       | 0   | 0   | 1   | 0   |
| 0      | 0  | 1  | 0          | 1       | 0   | 0   | 1   | 1   |
| 0      | 0  | 1  | 1          | 1       | 0   | 1   | 0   | 0   |
|        |    |    |            |         |     |     |     |     |
| 1      | 1  | 1  | 1          | 0       | 0   | 1   | 1   | 1   |
| 0      | 1  | 1  | 1          | 0       | 0   | 1   | 1   | 0   |
| 0      | 1  | 1  | 0          | 0       | 0   | 1   | 0   | 1   |
|        |    |    |            |         |     |     |     |     |

4-bit up/Down counter는 아래와 같은 구조로 나타낼 수 있다.

A four-bit synchronous "up/down" counter



4-bit up/Down counter의 Design source는 다음과 같다.

```
`timescale 1ns / 1ps
 2
 3 ⊨ module upordown_counter(
         clk,
         rst,
 6
         UpOrDown,
 7
         cnt
 8
         );
 9
10
         input clk,rst,UpOrDown;
11 :
         output [3 : 0] cnt;
12
         reg [3 : 0] cnt = 0;
13 🖨
          always @(posedge(clk) or posedge(rst))
14 🗇
15 🖨
             if(rst == 1)
16 ¦
                 cnt <= 0;
17
             else
                 if(UpOrDown == 1)
18 🖨
19 🖨
                     if(cnt == 15)
20 ¦
                         cnt <= 0;
21 ;
                     else
22 🖒
                         cnt <= cnt + 1;
23 ¦
                 else
                     if(cnt == 0)
24 🖨
25 ¦
                         cnt <= 15;
26
                     else
                         cnt <= cnt - 1;
27 🖒
28 🖨
          end
29 🖒 endmodule
```

이에 대응하는 Test Bench 코드는 아래와 같다. (다음 쪽)

```
`timescale 1ns / 1ps
 2 :
 3 ⊨ module tb_counter;
 4
         reg clk, rst, UpOrDown;
 5
         wire [3:0] cnt;
 6
 7
         upordown_counter u_upordown_counter (
 8
             .clk(clk),
 9
             .rst(rst),
10
             .UpOrDown(UpOrDown),
11
             .cnt(cnt)
         );
12
13
14
         initial clk = 0;
15
         always \#5 clk = \simclk;
16
         initial begin
17 🖨
             rst = 0;
18
19
             UpOrDown = 0;
20
             #300;
21
             UpOrDown = 1;
22
           #300;
23
             rst = 1;
24
             UpOrDown = 0;
             #100;
25 ¦
               rst = 0;
26 ¦
27 🖨
          end
28 🖒 endmodule
```

300 전까지는 up/down 신호로 0(up)을 주고, 그 이후에는 1(down)을 준다. 따라서 1111에서 시작해 1110, 1101,... 감소로 반복하다 300 이후부터는 0001, 0010, 0011...증가 (Up) counter로 전환될 것이다.

위 코드들로 시뮬레이션을 시행하면 다음과 같은 결과를 얻는다.

